Применение пт в коммутаторе для центральной

Аппаратной АРС

Коммутатор каналов центральной аппаратной АРС должен иметь 25 выходов и 10 входов и удовлетворять требованиям предъявляемым к радиовещательной аппаратуре высшего класса качества, в частности.

1. Иметь переходное затухание каждого канала и между каналами ?80 дБ.

2. Вносить малые нелинейные искажения коммутируемого сигнала ?0,2

Применение пт в коммутаторе для центральной

.

3. Вносить малые частотные искажения в полосе частот 30 Гц – 15 кГц.

4. Осуществлять коммутацию входных сигналов с действенным напряжением ?5,5 В .

5. Трудиться на входное сопротивление линии с RН = 600 Ом.

6. Иметь выход и симметричный вход.

7. Иметь хорошую развязку управляющего и коммутируемого сигналов.

8. Иметь несложную схему управления, допускающую управление от ЭВМ.

9. Иметь малые габариты, массу, потребляемую высокую надёжность и мощность.

Для обеспечения всех этих требований в коммутаторе для центральной аппаратной APС нужно применять электронную коммутацию на полупроводниковых элементах.

Несложный метод обеспечения выхода и симметричного входа реализуется при применении трансформаторов. Но применять трансформаторы в коммутаторах APС не нужно из-за технологичности их изготовления, габаритов и большой массы. В электронных коммутаторах нужно использовать электронные схемы, эквивалентные трансформатору с коэффициентом. Количество ДБУ будет определяться суммой числа входов К и числа выходов N. Так для коммутатора типа 25?10 число ДБУ равняется К+N = 25 + 10 = 35. Для обеспечения возможности коммутации любого из входов коммутатора на любой из выходов требуется К·N коммутирующих ячеек.

С целью рационального применения ЭВМ каждая ячейка коммутатора обязана управляться краткосрочными импульсами. Чтобы удержать ячейку коммутатора в нужном состоянии в промежутке между управляющими импульсами, она должна иметь схему памяти с двумя устойчивыми состояниями.

На схемы памяти поступают управляющие импульсы от ЭВМ, соответствующие определенной программе, через переходное устройство, преобразующее применяемое число выходов ЭВМ в требуемое число входов коммутирующих ячеек.

Исходя из сообщённого, структурную схему коммутатора для центральной аппаратной АРС с 25 выходами и 10 входами возможно изобразить в виде, изображенном на рисунке 3.19.

Обрисованный принцип построения многоканальных коммутаторов может применяеться и при разработках электронных автоматических телефонных станций.

Применение пт в коммутаторе для центральной

Рис. 3.19. Структурная схема коммутатора типа 25/10

Преимуществом схемы электронного коммутатора, изображенного на рисунке 3.19 есть то, что она содержит лишь два главных функциональных узла: ДБУ и главную ячейку. Так для разработки коммутатора любой емкости, достаточно иметь КN однотипных главных ячеек и К+N однотипных ДБУ.

В следствии изучения схем главных схем и ячеек ДБУ для электронного коммутатора центральной аппаратной АРС было предложено применять в качестве главных следующие функциональные узлы.

В качестве ДБУ применять двухтактные сложные истоковые повторители, выполненные по схеме рисунка 3.20. В данной схеме удалось обеспечить малые нелинейные искажения за счет компенсации четных гармоник в нагрузке. Каждое плечо ДБУ содержит истоковый повторитель на полевом транзисторе КП103М и двух биполярных транзисторах, образующих схему составного транзистора. ДБУ имеет симметричные выход и вход и снабжает, при нагрузке 600 Ом, нелинейные искажения КГ 0,15% при выходном уровне 5,5В. При понижении выходного уровня до 0,775В нелинейные искажения не превышают 0,06%. При повышении сопротивления нагрузки до 5 кОм и выходном уровне 5,5В нелинейные искажения не превышают 0,05%.

Сергей Гусаров, Dell EMC: Новые коммутаторы Dell EMC для ЦОД серии S4112

Похожие статьи:

Понравилась статья? Поделиться с друзьями:
Добавить комментарий

;-) :| :x :twisted: :smile: :shock: :sad: :roll: :razz: :oops: :o :mrgreen: :lol: :idea: :grin: :evil: :cry: :cool: :arrow: :???: :?: :!:

Adblock
detector